机读格式显示(MARC)
- 000 01514nam0 2200325 450
- 010 __ |a 978-7-121-47908-3 |d CNY128.00
- 092 __ |a CN |b 2024增补K-2704
- 099 __ |a CAL 012024090832
- 100 __ |a 20240830d2024 em y0chiy50 ea
- 200 1_ |a x86汇编语言 |A x86 hui bian yu yan |e 编写64位多处理器多线程操作系统 |f 李忠, 王晓波, 李双圆著
- 210 __ |a 北京 |c 电子工业出版社 |d 2024
- 215 __ |a XIII, 520页 |c 图 |d 26cm
- 330 __ |a 本书主要聚焦以下问题: 1, 与IA-32架构进行对比, 介绍64位处理器的基本架构, 包括寄存器的变化、指令集和工作模式的变化、系统表的变化、内存组织和内存访问模式的变化; 2, IA-32e模式的特点及如何进入IA-32e模式, 重点介绍其64位子模式; 3, IA-32e模式的4级和5级分页; 4, IA-32e模式下的中断和异常处理; 5, 64位模式下的单处理器多任务和任务切换; 6, 64位模式下的多处理器管理和初始化, 包括高级可编程中断控制器APIC; 7, 64位模式下的多处理器多任务和任务切换; 8, 64位模式下的多处理器多线程和线程切换; 9, 高速缓存及与多线程有关的原子操作、锁、线程同步, 等等。
- 517 1_ |a 编写64位多处理器多线程操作系统 |A bian xie 64 wei duo chu li qi duo xian cheng cao zuo xi tong
- 606 0_ |a 汇编语言 |A hui bian yu yan |x 汇编程序
- 701 _0 |a 李忠 |A li zhong |4 著
- 701 _0 |a 王晓波 |A wang xiao bo |4 著
- 701 _0 |a 李双圆 |A li shuang yuan |4 著
- 801 _0 |a CN |b TJDX |c 20240830
- 905 __ |a XATU |d TP313/166