机读格式显示(MARC)
- 000 01886nam0 2200385 450
- 010 __ |a 978-7-03-067903-1 |b 精装 |d CNY106.00
- 021 __ |a CN |b 01-2016-9608
- 099 __ |a CAL 012021088211
- 100 __ |a 20210817d2021 em y0chiy50 ea
- 200 1_ |a 逻辑势 |A luo ji shi |e 高速CMOS电路设计 |f (美)Ivan Sutherland, (美)Bob Sproull, (美)David Harris著 |g 何安平, 高新岩译
- 210 __ |a 北京 |c 科学出版社 |d 2021
- 215 __ |a xviii, 235页 |c 图 |d 25cm
- 314 __ |a 责任者Sutherland汉译姓: 萨瑟兰; 责任者Sproull汉译姓: 纽曼; 责任者Harris汉译姓: 哈里斯;
- 320 __ |a 有书目 (第225页) 和索引
- 330 __ |a 本书对于我们快速分析和优化大规模电路提供了一种有效的设计思路。通过逻辑势技术的引入,无论是新手设计师还是有经验的设计师,都能获得设计高速电路的一般规律。逻辑势是一个多学科的交叉领域,需要读者具有较高的数学基础和电路基础,对于大多数高速电路设计者来说,这显然是应该具备的能力。和传统的RC分析方法相比,逻辑势方法提供了一种优化电路时值得考虑的全新的思考角度,事实上即使和最有经验的设计者设计出来的电路相比,用逻辑势方法设计的电路也丝毫不落下风。正因为逻辑势方法的简单性,以及成功地完成了电路结构设计到仿真分析的衔接,这也为我们使用这种方法增加了更多的合理性和价值。
- 510 1_ |a Logical effort designing fast CMOS circuits |z eng
- 517 1_ |a 高速CMOS电路设计 |A gao su CMOS dian lu she ji
- 606 0_ |a CMOS电路 |A CMOS dian lu |x 电路设计
- 701 _1 |c (美) |a 萨瑟兰 |A sa se lan |c (Sutherland, Ivan) |4 著
- 701 _1 |c (美) |a 纽曼 |A Niu Man |c (Sproull,Bob) |4 著
- 701 _1 |c (美) |a 哈里斯 |A Ha Li Si |c (Harris,David) |4 著
- 702 _0 |a 何安平 |A he an ping |4 译
- 702 _0 |a 高新岩 |A gao xin yan |4 译
- 801 _0 |a CN |b NMU |c 20210817
- 905 __ |a XATU |d TN432.02/11