机读格式显示(MARC)
- 000 01790nam0 2200337 450
- 010 __ |a 978-7-111-68022-2 |d CNY99.00
- 049 __ |a A441900DGL |b UCS01010608428 |c 3757882
- 100 __ |a 20210713d2021 em y0chiy50 ea
- 200 1_ |a 芯片设计:CMOS模拟集成电路版图设计与验证 |A Xin Pian She Ji:Cmos Mo Ni Ji Cheng Dian Lu Ban Tu She Ji Yu Yan Zheng |b 专著 |e 基于Cadence IC 617 |f 陈铖颖,范军,尹飞飞编著
- 210 __ |a 北京 |c 机械工业出版社 |d 2021
- 215 __ |a 345页 |c 图 |d 24cm
- 225 2_ |a 微电子与集成电路先进技术丛书 |A Wei Dian Zi Yu Ji Cheng Dian Lu Xian Jin Ji Shu Cong Shu
- 225 2_ |a 半导体与集成电路关键技术丛书 |A Ban Dao Ti Yu Ji Cheng Dian Lu Guan Jian Ji Shu Cong Shu
- 330 __ |a 本书主要依托Cadence IC 617版图设计工具与Mentor Calibre版图验证工具,在介绍新型CMOS器件和版图基本原理的基础上,结合版图设计实践,讨论使用Cadence IC 617与Mentor Calibre进行CMOS模拟集成电路版图设计、验证的基础知识和方法,内容涵盖了纳米级CMOS器件,CMOS模拟集成电路版图基础,Cadence IC 617与MentorCalibre的基本概况、操作界面和使用方法,CMOS模拟集成电路从设计到导出数据进行流片的完整流程。同时分章节介绍了利用Cadence IC 617版图设计工具进行运算放大器、带隙基准源、低压差线性稳压器等基本模拟电路版图设计的基本方法。最后对Mentor Calibre在LVS验证中典型的错误案例进行了解析。
- 410 _0 |1 2001 |a 微电子与集成电路先进技术丛书
- 410 _0 |1 2001 |a 半导体与集成电路关键技术丛书
- 606 0_ |a 芯片 |A Xin Pian |x 设计
- 701 _0 |a 陈铖颖 |A Chen Cheng Ying |4 编著
- 701 _0 |a 范军 |A Fan Jun |4 编著
- 701 _0 |a 尹飞飞 |A Yin Fei Fei |4 编著
- 801 _2 |a CN |b OLCC |c 20210923
- 801 _2 |a CN |b A441900DGL |c 20210826
- 905 __ |a XATU |d TN402/66