机读格式显示(MARC)
- 000 01229nam0 22002773 450
- 010 __ |a 978-7-121-48379-0 |d CNY129.00
- 099 __ |a CAL 012024109463
- 100 __ |a 20241010d2024 em y0chiy50 ea
- 200 1_ |a 算力芯片 |A Suan Li Xin Pian |e 高性能CPU/GPU/NPU微架构分析 |f 濮元恺编著
- 210 __ |a 北京 |c 电子工业出版社 |d 2024
- 215 __ |a XIII, 440页 |c 图 |d 24cm
- 330 __ |a 本书介绍了超级计算机算力和AI算力的异同,从CPU流水线开始,描述主要的众核处理器架构和功能部件设计。在GPU和NPU等加速器部分,介绍了GPU为何能从单纯的图形任务处理器变成通用处理器。GPU在设计逻辑、存储体系、线程管理,以及面向AI的张量处理器方面成为最近几年全世界科技行业最瞩目的明星;还对华为等厂商推出的NPU芯片设计也做了架构描述,回顾了近20年来主流的CPU、GPU芯片架构的特点,介绍了存储与互连总线技术,即大模型专用AI超级计算机的中枢核心。
- 517 1_ |a 高性能CPU/GPU/NPU微架构分析 |A Gao Xing Neng CPU/GPU/NPU Wei Jia Gou Fen Xi
- 606 0_ |a 计算能力 |A Ji Suan Neng Li
- 701 _0 |a 濮元恺 |A Pu Yuankai |4 编著
- 801 _0 |a CN |b DUTL |c 20241010
- 905 __ |a XATU |d TP302.7/92