机读格式显示(MARC)
- 000 02638nam0 2200781 450
- 010 __ |a 978-7-121-25584-7 |d CNY68.00 (含光盘)
- 010 __ |a 978-7-89394-060-6 |b 光盘
- 099 __ |a CAL 012015032575
- 100 __ |a 20150331d2015 ekmy0chiy50 ea
- 200 1_ |a 数字通信同步技术的MATLAB与FPGA实现 |A shu zi tong xin tong bu ji shu de MATLAB yu FPGA shi xian |e Altera/Verilog版 |f 杜勇编著
- 210 __ |a 北京 |c 电子工业出版社 |d 2015
- 215 __ |a 295页 |c 图, 肖像 |d 26cm |e 光盘1片
- 300 __ |a 构建数字通信技术理论知识与工程实践之间的桥梁
- 307 __ |a 附光盘:ISBN 978-7-89394-060-6
- 320 __ |a 有书目 (第293-295页)
- 330 __ |a 本书以Altera公司的FPGA器件为开发平台,采用MATLAB及Verilog HDL语言为开发工具,详细阐述数字通信同步技术的FPGA实现原理、结构、方法和仿真测试过程,并通过大量工程实例分析FPGA实现过程中的具体技术细节。主要包括FPGA实现数字信号处理基础、锁相环技术原理、载波同步、自动频率控制、位同步、帧同步技术的设计与实现等内容。本书思路清晰、语言流畅、分析透彻,在简明阐述设计原理的基础上,主要追求对工程实践的指导性,力求使读者在较短的时间内掌握数字通信同步技术的FPGA设计知识和技能。
- 333 __ |a 本书适合从事数字通信和数字信号处理领域的设计工程师、科研人员,以及相关专业的研究生、高年级本科生使用。
- 517 1_ |a Altera/Verilog版 |A Altera/Verilog ban
- 606 0_ |a Matlab软件 |A Matlab ruan jian |x 应用 |x 数字通信
- 606 0_ |a 现场可编程门阵列 |A xian chang ke bian cheng men zhen lie |x 应用 |x 数字通信
- 701 _0 |a 杜勇 |A du yong |4 编著
- 801 _0 |a CN |b NJU |c 20150331
- 905 __ |a XATU |d TN914.3/43