MARC状态:审校 文献类型:中文图书 浏览次数:4
- 题名/责任者:
- 处理器架构设计:基于高层次综合的RISC-V实现/(法) 伯纳德·古森斯(Bernard Goossens)著 王党辉, 王继禾译
- 出版发行项:
- 北京:机械工业出版社,2025
- ISBN及定价:
- 978-7-111-77292-7/CNY179.00
- 载体形态项:
- XIV, 341页:彩图;26cm
- 并列正题名:
- Guide to computer processor architecture:a RISC-V approach, with high-level synthesis
- 其它题名:
- 基于高层次综合的RISC-V实现
- 丛编项:
- 计算机科学丛书
- 个人责任者:
- (法) 古森斯 (Goossens, Bernard) 著
- 个人次要责任者:
- 王党辉 译
- 个人次要责任者:
- 王继禾 译
- 学科主题:
- 微处理器-系统设计
- 中图法分类号:
- TP332.021
- 一般附注:
- CMP BOOKS
- 出版发行附注:
- 本书中文简体字版由Springer授权独家出版
- 提要文摘附注:
- 本书是一本非常实用的计算机体系结构入门书,所基于的RISC-V指令集架构是一种开源的机器语言,有望成为主流的设计语言。本书旨在指导读者动手设计RISC-V处理器,实现不同的处理器组织,如普通流水线、多周期操作流水线、多线程、多核等。在每一步的实现环节,都给出开源的C++HLS代码,可以在基于FPGA的开发板上进行集成和测试。本书从设计的角度介绍计算机体系结构,既涵盖足够的理论知识,又提供丰富的实验资源。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TP332.021/19 | CN1926417 | ![]() |
阅览 | 内阅图书 | |
TP332.021/19 | CN1926418 | ![]() |
可借 | 未央馆 | |
TP332.021/19 | CN1926419 | ![]() |
可借 | 未央馆 |
显示全部馆藏信息