MARC状态:审校 文献类型:中文图书 浏览次数:4
- 题名/责任者:
- AI处理器硬件架构设计/任子木, 李东声编著
- 出版发行项:
- 北京:机械工业出版社,2025
- ISBN及定价:
- 978-7-111-77830-1/CNY129.00
- 载体形态项:
- XIV, 291页:图;24cm
- 丛编项:
- “芯”科技前沿技术丛书
- 个人责任者:
- 任子木 编著
- 个人责任者:
- 李东声 编著
- 学科主题:
- 人工智能
- 学科主题:
- 微处理器-系统设计
- 中图法分类号:
- TP18
- 中图法分类号:
- TP332
- 一般附注:
- 机工IT CMP BOOKS
- 责任者附注:
- 任子木,处理器架构 工程师 多款高性能推理/训练处理器和数字信号处理器架构与核心模块设计。谙熟业界主流高性能处理器指令集架构,带领团队设计的芯片广泛应用于相机、无人机和服务器中。
- 责任者附注:
- 李东声,处理器架构师专注于ARM/RISC-V架构高性能处理器设计、性能分析优化、架构演进探索与关键技术研究。参与和 多项高性能CPU与AI处理器IP架构/微架构以及SoC设计,商用产品涉及服务器、移动终端、边缘计算等多个领域。授权 外发明专利十余项。
- 书目附注:
- 有书目 (第290-291页)
- 提要文摘附注:
- 本书基于当前工业界主流的设计规格,详细介绍了AI处理器硬件架构及微架构的设计原理,并配有对应的工程经验总结与产品实例分析。本书主要内容包括:业界主流AI处理器架构及基础背景知识(第1章);AI处理器指令集设计与硬件架构总体设计(第2、3章);核心计算单元,即向量处理单元、矩阵处理单元、标量处理单元的微架构设计实现(第4~6章);数据搬运单元与存储系统设计(第7、8章);AI处理器设计实例剖析(第9章)。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TP18/793 | CN1927737 | ![]() |
阅览 | 内阅图书 | |
TP18/793 | CN1927738 | ![]() |
可借 | 未央馆 | |
TP18/793 | CN1927739 | ![]() |
可借 | 未央馆 |
显示全部馆藏信息